DS_DMA
Generics | Ports | Libraries | Packages
pcie_core64_m4 Entity Reference

контроллер PCI-Express. Подробнее...

Граф наследования:pcie_core64_m4:
pcie_core64_m4 cl_v6pcie_x4 core64_rx_engine_m2 core64_tx_engine_m2 core64_reg_access core64_pb_disp block_pe_fifo_ext core64_interrupt v6_pcie core64_rx_engine_m2 core64_tx_engine_m2 core64_reg_access core64_pb_disp block_pe_fifo_ext core64_interrupt ctrl_ext_ram ctrl_ext_descriptor ctrl_dma_ext_cmd ctrl_main ctrl_fifo64x67fw ctrl_fifo64x70st pcie_2_0_v6 pcie_clocking_v6 pcie_reset_delay_v6 axi_basic_top pcie_core64_m4_pkg pcie_core64_m5 pcie_core64_m5 pcie_core64_m5_pkg

Полный список членов класса



Architectures

pcie_core64_m4  Architecture

Libraries

ieee 

Packages

std_logic_1164 
core64_type_pkg  Package <core64_type_pkg>
core64_rx_engine_m2_pkg  Package <core64_rx_engine_m2_pkg>
core64_tx_engine_m2_pkg  Package <core64_tx_engine_m2_pkg>
core64_reg_access_pkg  Package <core64_reg_access_pkg>
core64_pb_disp_pkg  Package <core64_pb_disp_pkg>
block_pe_fifo_ext_pkg  Package <block_pe_fifo_ext_pkg>
core64_interrupt_pkg  Package <core64_interrupt_pkg>

Generics

refclk  integer := 100
 Значение опорной тактовой частоты [МГц].
is_simulation  integer := 0
 0 - синтез, 1 - моделирование

Ports

txp   out std_logic_vector ( 3 downto 0 )
txn   out std_logic_vector ( 3 downto 0 )
rxp   in std_logic_vector ( 3 downto 0 )
rxn   in std_logic_vector ( 3 downto 0 )
mgt250   in std_logic
 тактовая частота 250 MHz или 100 МГц от PCI_Express.
perst   in std_logic
 0 - сброс
px   out std_logic_vector ( 7 downto 0 )
 контрольные точки
pcie_lstatus   out std_logic_vector ( 15 downto 0 )
 регистр LSTATUS.
pcie_link_up   out std_logic
 0 - завершена инициализация PCI-Express
clk_out   out std_logic
 тактовая частота 250 MHz.
reset_out   out std_logic
 0 - сброс
dcm_rstp   out std_logic
 1 - сброс DCM 266 МГц
bp_host_data   out std_logic_vector ( 31 downto 0 )
 шина данных - выход
bp_data   in std_logic_vector ( 31 downto 0 )
 шина данных - вход
bp_adr   out std_logic_vector ( 19 downto 0 )
 адрес регистра
bp_we   out std_logic_vector ( 3 downto 0 )
 1 - запись в регистры
bp_rd   out std_logic_vector ( 3 downto 0 )
 1 - чтение из регистров блока
bp_sel   out std_logic_vector ( 1 downto 0 )
 номер блока для чтения
bp_reg_we   out std_logic
 1 - запись в регистр по адресам 0x100000 - 0x1FFFFF
bp_reg_rd   out std_logic
 1 - чтение из регистра по адресам 0x100000 - 0x1FFFFF
bp_irq   in std_logic
 1 - запрос прерывания
aclk   in std_logic
 тактовая частота локальной шины - 266 МГц
aclk_lock   in std_logic
 1 - захват частоты
pb_master   out type_pb_master
 запрос
pb_slave   in type_pb_slave
 ответ

Подробное описание

контроллер PCI-Express.

См. определение в файле pcie_core64_m4.vhd строка 99


Объявления и описания членов класса находятся в файле: